معماری مسیریابی با انرژی کارآمد برای شبکه های بیسیم درون تراشه
Power Efficient Router Architecture for Wireless Network-on-Chip
چکیده
شبکه های بیسیم درون تراشه ای (WNoCs) یکی از راه کارهای امیدبخش برای غلبه بر محدودیت های شبکه های درون تراشه ای مرسوم (NoCs) در ارتباطات دوربرد در پردازنده های چندهسته ای آینده است. جزییات به کارگیری NoC با واسط های بیسیم (WIs) موجب بیشتر شدن مزایای آنها می شود. اما در وضعیت عادی مصرف ایستای توان در مولفه های WI و مسیریاب ها ، خیلی زیاد است. می توان مصرف توان را با خاموش کردن مسیریاب های کم مصرف تر یا بی مصرف ، به صورت انتخابی، کاهش داد. بعلاوه در WNoC هایی که دارای آنتن هایی با توانایی بردکست، فقط یک ارتباط بیسیم فعال مجاز است و بسیاری از WI ها برای مدت زیادی بی استفاده می مانند و توان ایستایی را هدر می دهند. ما برای اجتناب از این مورد معماری مسیریاب هایی با انرژی کارآمد را به صورت دقیق (FGRA) برای به حداقل رساندن مصرف توان ارائه کرده ایم. همچنین تاخیر بیداری را با استفاده از روشی برای بیدار کردن گیرنده- فرستنده ای که دارای محدودیت توان است ، درهنگامی که سیگنالی در آنتن گیرنده تشخیص داده شود به حداقل رسانده ایم. همچنین یک کانال گذرگاه نامسدود (NBBC) را برای گذر دادن مسیریاب هایی با توان محدود و نیز به حداقل رساندن تاخیر مسیریابی و اختلافات پیشنهاد کرده ایم.
ما طرح مسیریابی پیشنهادی خود را در حضور الگوهای ترافیکی واقعی و ترکیبی ارزیابی کرده ایم. FGRA توان را تا حدود 88.76% (در هر مسیریابی اصلی) و 62.5% (در هر WI) توان ایستا را در مقایسه با معماری رایج با سربار منطقه ای 2.42% ذخیره می کند. بر مبنای مورد استفاده FGRA نیز مصرف کلی توان شبکه را به صورت متوسط به میزان 37.2% با کاهش کارآیی قابل اغماض، کاهش داده ایم. موارد مد نظر در طراحی برای تقویت NoCs های موجود با این مسیریاب ها که قدرت محدودی دارند و سربار آنها نیز ارائه شده است.
کلمات کلیدی
محدود کردن توان ، شبکه بیسیم درون تراشه ای، ارتباطات درون تراشه ای با انرژی کارآمد، طراحی کم توان
سفارش ترجمه تخصصی مهندسی کامپیوتر